专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果8049412个,建议您升级VIP下载更多相关专利
  • [发明专利]量子电路设计-CN201980055949.2在审
  • E·P·D·佩德诺尔特;R·维希涅夫;徐贤圭 - 国际商业机器公司
  • 2019-09-18 - 2021-04-09 - G06F30/30
  • 提供了用于可视化或与量子处理器交互的技术和系统。在一个实例中,一个系统包括量子编程组件和可视化组件。该量子编程组件管理量子编程处理以产生用于量子处理器的拓扑数据,所述拓扑数据指示与所述量子处理器相关联的量子位的集合的物理拓扑。所述可视化组件为所述拓扑数据产生可视化数据,所述可视化数据包括被安排为对应于所述量子位的集合的物理拓扑的平面切片元件的集合。平面切片元件的集合指示在与量子编程处理相关联的时间步骤处执行的一个或多个操作。
  • 量子电路设计
  • [发明专利]模拟电路设计-CN202180020916.1在审
  • 麦可·胡尔斯 - 阿集尔安罗格有限公司
  • 2021-02-22 - 2022-11-01 - G06F30/36
  • 公开了一种模拟电路设计装置,包括初级设计单元和多个二级设计单元。初级设计单元被配置为:识别用于形成模拟电路的多个电路部分;为每个电路部分确定相应的技术标准;以及向多个二级设计单元中的至少一个二级设计单元提供相应的技术标准。多个二级设计单元中的每个二级设计单元被配置为:基于针对相应电路部分的技术标准设计相应电路部分;以及输出相应电路部分的结果初始设计。初级设计单元还被配置为:获得包括每个电路部分的相应设计的一组设计;基于该组设计生成模拟电路的至少一个初始设计;基于所生成的设计来模拟模拟电路,并验证该模拟电路是否符合模拟电路的技术要求。
  • 模拟电路设计
  • [发明专利]模拟电路设计-CN202180020939.2在审
  • 麦可·胡尔斯 - 阿集尔安罗格有限公司
  • 2021-02-22 - 2022-11-01 - G06F30/36
  • 公开了一种模拟电路设计装置,包括初级设计单元和多个二级设计单元。初级设计单元被配置为:接收表示模拟电路的技术要求的信息;基于所接收的信息,识别用于形成模拟电路的多个电路部分;为多个电路部分的每个电路部分确定每个电路部分的相应技术标准;产生包括每个电路部分的相应设计的一组设计;对于多个电路部分中的至少一个电路部分,获取与寄生相关的信息,其中,如果模拟电路包括设计电路部分时,模拟电路中将经历寄生;基于所获取的与寄生相关的信息来改动至少一个电路部分的设计;以及输出完整的电路设计,所述完整的电路设计包括基于所获取的与寄生相关的信息来改动的至少一个电路部分。
  • 模拟电路设计
  • [发明专利]模拟电路设计-CN202180020947.7在审
  • 麦可·胡尔斯 - 阿集尔安罗格有限公司
  • 2021-02-22 - 2022-11-01 - G06F30/36
  • 公开了一种模拟电路设计装置,包括初级设计单元和多个二级设计单元。初级设计单元被配置为:识别用于形成模拟电路的多个电路部分;为每个电路部分确定相应的技术标准;以及向多个二级设计单元中的至少一个二级设计单元提供相应的技术标准。多个二级设计单元中的每个二级设计单元被配置为:基于针对相应电路部分的技术标准设计对应电路部分;以及输出所得到的、相应电路部分的初始设计。在给定电路部分的至少一个初始设计已经由至少另一个二级设计单元完成之后,至少一个二级设计单元被配置为基于其对应电路部分的上下文来改动该至少一个二级设计单元输出的初始设计
  • 模拟电路设计
  • [发明专利]模拟电路设计-CN202180092417.3在审
  • 麦可·胡尔斯 - 阿集尔安罗格有限公司
  • 2021-11-16 - 2023-09-19 - G06F30/367
  • 本申请公开了一种模拟电路设计装置。模拟电路设计装置被配置为接收表示模拟电路的技术要求的信息,其中,技术要求包括(i)至少一个电路性能要求,和(ii)模拟电路的至少一个制造要求,以满足特定的制造工艺相关规则集合。模拟电路设计装置被配置为识别用于满足电路性能要求的多个潜在的模拟电路设计架构,其中,多个潜在的模拟电路设计架构将满足至少一个制造要求;以及从多个潜在的模拟电路设计架构中选择初始模拟电路设计架构作为当前模拟电路设计架构,其中,初始模拟电路设计的选择取决于制造工艺相关规则集合。
  • 模拟电路设计
  • [发明专利]电路设计平台-CN200510068940.5无效
  • 温瓌岸;温文燊 - 温瓌岸;温文燊
  • 2005-04-28 - 2006-11-01 - G06F17/50
  • 本发明涉及一种电路设计平台,其包括:一入口网站,一电路设计工具模块,一电路设计数据库连结模块,一电路设计仿真模块,一晶圆制造连结模块,一电路测试连结模块,一管理模块,该电路设计平台提供电路设计者所需的各种工具,以将芯片由分析、设计、仿真、验证直到制作的过程整合至工作平台的系统。
  • 电路设计平台
  • [发明专利]电路设计辅助方法-CN200510129006.X有效
  • 刘咸铭;忻建荣;萧俊杰;李声均;罗君伟 - 知亿科技股份有限公司
  • 2005-11-29 - 2006-05-24 - G06F17/50
  • 本发明为一种电路设计辅助方法,可执行于计算机系统中,该方法包含下列步骤:进行实体设计产生待验证电路的实体布局;对该待验证电路的实体布局进行验证,并当该待验证电路的实体布局未能通过该验证程序时,对该待验证电路的网表进行修改,对该修改后网表中修改部分进行局部电阻电容预估程序得到修改后部分电阻电容网络而来更新原始电阻电容网络;利用该更新后的原始电阻电容网络并与该修改后的网表中该修改部分相关的电路网络来进行局部时序延迟计算而得出修改后部分时序数据;并对该修改后部分时序数据进行该验证程序中的时序验证程序,当该修改后部分时序数据通过该时序验证程序时,再利用该修改后网表对该待验证电路进行该实体设计的修改。
  • 电路设计辅助方法
  • [发明专利]电子电路设计-CN200680034959.0无效
  • A·D·汤普森 - 苏塞克斯大学
  • 2006-08-11 - 2009-01-28 - G06F17/50
  • 一种用于优化待设计的电子电路的系统具有两个部分或阶段,其中用于使用演化算法来推导所选电子电路的优化方案的训练阶段(10)和其中用于使用推导出的优化方案来优化待设计的新电子电路的操作阶段(11)。所述训练阶段(10)使用演化算法来为多个输入电路电路组的每一个生成专用和相对快速的优化方案(步骤13)。然后选择演化的一个或多个专用优化方案来形成一套优化方案(步骤15),以便用来优化待设计的新电路。在操作阶段(11)中,在步骤(18)输入待优化的新电路,然后使用出自该套优化方案(15)的多个优化方案来试图优化新电路(步骤19)。把最佳优化结果视作对所述电路的优化(步骤20)。
  • 电子电路设计

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top